歡迎訪問學(xué)兔兔,學(xué)習(xí)、交流 分享 !

返回首頁 |

數(shù)字電路EDA實(shí)用教程

收藏
  • 大?。?span itemprop="fileSize">39.12 MB
  • 語言:中文版
  • 格式: PDF文檔
  • 閱讀軟件: Adobe Reader
資源簡介
數(shù)字電路EDA實(shí)用教程
作 者: 顧斌,魏欣,姜志鵬,李立早
出版時(shí)間: 2014
內(nèi)容簡介
  全書從實(shí)用的角度出發(fā),通過大量工程實(shí)例,詳細(xì)介紹了利用EDA技術(shù)設(shè)計(jì)可編程邏輯器件的方法和技巧。全書分為3篇,共6章。上篇為可編程邏輯器件基礎(chǔ)知識(shí)篇,簡要介紹了EDA技術(shù)的應(yīng)用領(lǐng)域、FPGA和CPLD硬件結(jié)構(gòu),詳細(xì)敘述了Altera公司和Xilinx公司常用開發(fā)工具的使用方法;中篇為硬件描述語言編程基礎(chǔ)篇,通過大量實(shí)例詳細(xì)介紹了VHDL和Verilog這兩種常用的硬件描述語言的語法和常用數(shù)字電路功能的實(shí)現(xiàn);下篇為數(shù)字系統(tǒng)開發(fā)實(shí)例篇,包括實(shí)用數(shù)字鐘電路設(shè)計(jì)、串口通信設(shè)計(jì)、FIR濾波器的設(shè)計(jì)和數(shù)字頻率計(jì)的設(shè)計(jì)。本書語言簡潔、結(jié)構(gòu)清晰,以實(shí)際工程為背景,實(shí)例典型、豐富,全部來自于實(shí)踐并且調(diào)試通過,是作者多年開發(fā)經(jīng)驗(yàn)的推廣與總結(jié),代表性和指導(dǎo)性強(qiáng),利于讀者舉一反三。本書適合計(jì)算機(jī)、自動(dòng)化、電子及硬件等相關(guān)專業(yè)的大學(xué)生,以及從事FPGA開發(fā)的科研人員使用。
目錄
上篇 可編程邏輯器件基礎(chǔ)知識(shí)
第1章 緒論
1.1 概述
1.2 EDA技術(shù)的應(yīng)用領(lǐng)域
l.3 EDA的設(shè)計(jì)步驟
1.4 TOP-DOWN設(shè)計(jì)方法
1.5 硬件描述語言
1.5.l AB


上篇 可編程邏輯器件基礎(chǔ)知識(shí)
第1章 緒論
1.1 概述
1.2 EDA技術(shù)的應(yīng)用領(lǐng)域
l.3 EDA的設(shè)計(jì)步驟
1.4 TOP-DOWN設(shè)計(jì)方法
1.5 硬件描述語言
1.5.l ABEL-HDL
1.5.2 Verilog-HDL
1.5.3 VHDL
1.5.4 Verilog-HDL和VHDL的比較
1.6 可編程邏輯器件開發(fā)工具
l.6.1 ispLEVER
1.6.2 ISE
l.6.3 Quanus II
l.7 IP核概述
第2章 Xilinx公司產(chǎn)品介紹及開發(fā)平臺(tái)應(yīng)用
2.1 Xilinx公司及其FPGA產(chǎn)品
2.1.1 概述
2.1.2 可配置邏輯塊CLB
2.1.3 輸入/輸出模塊10B
2.1.4 Block RAM
2.2 ISE Design Suite集成開發(fā)環(huán)境
2.2.1 ISE Design suite各功能模塊簡介
2.2.2 ISE Foundation軟件介紹
2.3 ISE Foundation設(shè)計(jì)流程
2.3.1 問題分析
2.3.2 設(shè)計(jì)輸入
2.3.3 工程編譯
2.3.4 仿真驗(yàn)證
2.3.5 器件配置與編程
2.3.6 IP核的使用
習(xí)題2
第3章 AItera公司產(chǎn)品介紹及開發(fā)平臺(tái)應(yīng)用
3.1 Altera公司CPLD芯片
3.1.1 概述
3.1.2 功能描述
3.1.3 邏輯陣列塊
3.1.4 用戶Flash存儲(chǔ)區(qū)
3.2 ModelSim的設(shè)計(jì)過程
3.2.1 新建工程與源文件
3.2.2 ModelSim仿真
3.3 Quartus Ⅱ的設(shè)計(jì)過程
3.3.1 設(shè)計(jì)輸入
3.3.2 編譯
3.3.3 編譯前的約束設(shè)置
3.3.4 仿真前的參數(shù)設(shè)置
3.3.5 仿真
3.3.6 引腳分配
3.4 Quartus Ⅱ與Modelsim聯(lián)合仿真
3.4.1 存儲(chǔ)器初始化文件
3.4.2 Megawizard Plus-In Manager定制ROM
3.4.3 Quartus Ⅱ與ModelSim聯(lián)合仿真
習(xí)題3
中篇 硬件描述語言編程基礎(chǔ)
第4章 VHDL編程基礎(chǔ)
4.1 VHDL概述
4.2 VHDL結(jié)構(gòu)
4.2.1 實(shí)體說明
4.2.2 構(gòu)造體
4.2.3 程序包、庫及配置
4.3 VHDL順序語句與并發(fā)語句
4.3.1 順序語句
4.3.2 并行語句
4.4 VHDL要素
4.4.1 VHDL文字規(guī)則
4.4.2 VHDL數(shù)據(jù)對(duì)象
4.4.3 VHDL數(shù)據(jù)類型
4.4.4 VHDL運(yùn)算符
4.5 數(shù)字電路的VHDL實(shí)現(xiàn)
4.5.1 組合邏輯電路設(shè)計(jì)
4.5.2 時(shí)序邏輯電路的VHDL實(shí)現(xiàn)
4.5.3 狀態(tài)機(jī)的VHDL實(shí)現(xiàn)
知識(shí)梳理與總結(jié)
習(xí)題4
下載地址