數(shù)字電路基礎(chǔ)與實(shí)踐
作 者: 薛繼霜,宋欣
出版時(shí)間: 2013
內(nèi)容簡(jiǎn)介
本書內(nèi)容主要包括邏輯門電路、組合邏輯電路、觸發(fā)器及其應(yīng)用、時(shí)序邏輯電路、脈沖信號(hào)的產(chǎn)生及波形變換、數(shù)/模轉(zhuǎn)換器和模/數(shù)轉(zhuǎn)換器、半導(dǎo)體存儲(chǔ)器與可編程邏輯器件、數(shù)字電路的設(shè)計(jì)。本書注重應(yīng)用實(shí)踐和基本技能的訓(xùn)練,加強(qiáng)了可編程邏輯器件以及開(kāi)發(fā)軟件的應(yīng)用、VHDL的介紹與應(yīng)用,以及綜合性實(shí)訓(xùn)項(xiàng)目的設(shè)計(jì)與開(kāi)發(fā)。 本書適用于高職院校電子技術(shù)、信息工程、自動(dòng)控制、通信、機(jī)電一體化等各類專業(yè)使用,也可作為中等專業(yè)學(xué)校師生、工程技術(shù)人員的自學(xué)參考書。
目錄
第1章 數(shù)字電路基礎(chǔ)
1.1 數(shù)字電路概述
1.1.1 數(shù)字信號(hào)和數(shù)字電路
1.1.2 數(shù)字電路的特點(diǎn)及應(yīng)用
1.2 數(shù)制和碼制
1.2.1 數(shù)制的表示方法
1.2.2 幾種數(shù)制之間的相互轉(zhuǎn)換
1.2.3 碼制
1.3 邏輯代數(shù)的運(yùn)算
1.3.1 邏輯代數(shù)的三種基本邏輯運(yùn)算
1.3.2 邏輯代數(shù)的復(fù)合邏輯運(yùn)算
1.3.3 邏輯代數(shù)的公式及定律
1.4 邏輯函數(shù)
1.4.1 邏輯函數(shù)的表示方法及標(biāo)準(zhǔn)形式
1.4.2 邏輯函數(shù)的最簡(jiǎn)形式
1.4.3 邏輯函數(shù)的公式化簡(jiǎn)法
1.4.4 邏輯函數(shù)的卡諾圖化簡(jiǎn)法
1.5 集成邏輯門電路
1.5.1 晶體管邏輯門電路
1.5.2 TTL邏輯門電路
1.5.3 CMOS邏輯門電路
本章小結(jié)
拓展及應(yīng)用
思考與練習(xí)
技能訓(xùn)練導(dǎo)論
技能訓(xùn)練1基本邏輯門電路認(rèn)識(shí)及功能測(cè)試
技能訓(xùn)練2交通燈故障報(bào)警電路的制作與調(diào)試
第2章 組合邏輯電路的設(shè)計(jì)
2.1 組合邏輯電路的分析與設(shè)計(jì)方法
2.1.1 組合邏輯電路的分析
2.1.2 組合邏輯電路的設(shè)計(jì)
2.2 編碼器
2.2.1 編碼器的工作原理
2.2.2 優(yōu)先編碼器
2.3 譯碼器
2.3.1 二進(jìn)制譯碼器
2.3.2 二十進(jìn)制譯碼器
2.3.3 顯示譯碼器
2.4 數(shù)據(jù)選擇器
2.5 加法器
2.6 數(shù)值比較器
本章小結(jié)
拓展及應(yīng)用
思考與練習(xí)
技能訓(xùn)練3設(shè)計(jì)實(shí)現(xiàn)顯示譯碼電路
第3章 觸發(fā)器的設(shè)計(jì)與應(yīng)用
3.1 RS觸發(fā)器
3.1.1 基本RS觸發(fā)器
3.1.2 同步RS觸發(fā)器
3.1.3 主從RS觸發(fā)器
3.2 JK觸發(fā)器
3.2.1 同步JK觸發(fā)器
3.2.2 主從JK觸發(fā)器
3.2.3 邊沿JK觸發(fā)器
3.3 D觸發(fā)器
3.3.1 同步D觸發(fā)器
3.3.2 邊沿D觸發(fā)器
3.4 T觸發(fā)器
3.5 觸發(fā)器的邏輯功能
3.5.1 觸發(fā)器的分類
3.5.2 觸發(fā)器功能的轉(zhuǎn)換
本章小結(jié)
拓展及應(yīng)用
思考與練習(xí)
技能訓(xùn)練4觸發(fā)器邏輯功能測(cè)試
技能訓(xùn)練5搶答器電路的設(shè)計(jì)與制作
第4章 時(shí)序邏輯電路的設(shè)計(jì)
4.1 時(shí)序邏輯電路的分析與設(shè)計(jì)
4.1.1 時(shí)序邏輯電路的分析
4.1.2 時(shí)序邏輯電路的設(shè)計(jì)
4.2 計(jì)數(shù)器
4.2.1 異步計(jì)數(shù)器
4.2.2 同步計(jì)數(shù)器
4.2.3 集成計(jì)數(shù)器
4.3 寄存器
4.3.1 移位寄存器
4.3.2 集成移位寄存器
本章小結(jié)
拓展及應(yīng)用
思考與練習(xí)
技能訓(xùn)練6用集成計(jì)數(shù)器構(gòu)成任意進(jìn)制計(jì)數(shù)器
第5章 脈沖信號(hào)的產(chǎn)生及波形變換
5.1 集成555定時(shí)器
5.1.1 集成555定時(shí)器的分類
5.1.2 集成555定時(shí)器的組成與功能
5.2 集成555定時(shí)器的應(yīng)用
5.2.1 單穩(wěn)態(tài)觸發(fā)器
5.2.2 多諧振蕩器
5.2.3 施密特觸發(fā)器
本章小結(jié)
拓展及應(yīng)用
思考與練習(xí)
技能訓(xùn)練7秒脈沖信號(hào)電路制作與調(diào)試
第6章 數(shù)/模和模/數(shù)轉(zhuǎn)換器
6.1 數(shù)/模轉(zhuǎn)換器(DAC)
6.1.1 數(shù)/模轉(zhuǎn)換器的工作原理
6.1.2 集成DAC
6.2 模/數(shù)轉(zhuǎn)換器(ADC)
6.2.1 ADC的工作原理
6.2.2 集成ADC
本章小結(jié)
拓展及應(yīng)用
思考與練習(xí)
技能訓(xùn)練8D/A和A/D轉(zhuǎn)換器的使用
第7章 半導(dǎo)體存儲(chǔ)器與可編程邏輯器件
7.1 只讀存儲(chǔ)器(ROM)
7.2 隨機(jī)存儲(chǔ)器(RAM)
7.3 可編程邏輯器件
7.3.1 FPGA
7.3.2 MAX+plus Ⅱ開(kāi)發(fā)軟件
7.4 硬件描述語(yǔ)言VHDL
7.4.1 VHDL概述
7.4.2 VHDL基本結(jié)構(gòu)
7.4.3 庫(kù)、包和配置
7.4.4 VHDL中使用的數(shù)據(jù)類型和運(yùn)算操作
7.4.5 VHDL中的數(shù)據(jù)類型
7.4.6 VHDL語(yǔ)言的運(yùn)算操作符
7.4.7 VHDL語(yǔ)言構(gòu)造體的描述方式
7.4.8 VHDL語(yǔ)言的主要描述語(yǔ)句
7.4.9 基本邏輯電路設(shè)計(jì)
本章小結(jié)
思考與練習(xí)
第8章 數(shù)字電子系統(tǒng)的設(shè)計(jì)與開(kāi)發(fā)
8.1 數(shù)字電子系統(tǒng)設(shè)計(jì)的方法和步驟
8.1.1 數(shù)字系統(tǒng)的類型
8.1.2 數(shù)字系統(tǒng)的設(shè)計(jì)方法
8.1.3 數(shù)字系統(tǒng)的設(shè)計(jì)步驟
8.2 數(shù)字電子系統(tǒng)的調(diào)試
8.3 數(shù)字電子系統(tǒng)的設(shè)計(jì)實(shí)例
8.3.1 計(jì)數(shù)譯碼顯示器的制作與調(diào)試
8.3.2 整點(diǎn)報(bào)時(shí)器的制作與調(diào)試
8.3.3 數(shù)字計(jì)時(shí)器的制作與調(diào)試
8.3.4 流水彩燈的制作與調(diào)試
本章小結(jié)
附錄1 常見(jiàn)數(shù)字集成電路的型號(hào)、功能及引腳圖
附錄2 常見(jiàn)測(cè)試儀器使用說(shuō)明
附錄3 簡(jiǎn)要答案
參考文獻(xiàn)