數(shù)字電路技術(shù)基礎(chǔ)
作 者: 魯軍 主編
出版時(shí)間: 2014
內(nèi)容簡(jiǎn)介
《數(shù)字電路技術(shù)基礎(chǔ)》介紹了數(shù)制 與代碼、常用邏輯門的符號(hào)及功能等數(shù)字電路技術(shù)的 基礎(chǔ)知識(shí),各種常用集成門電路的基 本特性及實(shí)際應(yīng)用電路,同時(shí)給出了典型實(shí)訓(xùn)內(nèi)容和 項(xiàng)目設(shè)計(jì)。主要內(nèi)容包括邏輯代數(shù)基礎(chǔ)、門電路、組 合邏輯 電路、集成觸發(fā)器、時(shí)序邏輯電路、半導(dǎo)體存儲(chǔ)器與 可編程邏輯器件、數(shù)一模與模一數(shù)轉(zhuǎn)換器等內(nèi)容,重 點(diǎn)介紹了 各種門電路的應(yīng)用實(shí)例,以典型應(yīng)用電路作為項(xiàng)目設(shè) 計(jì)和實(shí)訓(xùn)內(nèi)容。
《數(shù)字電路技術(shù)基礎(chǔ)》可作為高等職業(yè)院校計(jì)算 機(jī)、電子、通信等工科類專業(yè)的教材,也可作為大中 專院校師生的專業(yè)參考書。
目 錄
1 邏輯代數(shù)基礎(chǔ)
1.1 數(shù)制與代碼
1.2 邏輯代數(shù)
1.3 邏輯函數(shù)的表示方法
1.4 邏輯函數(shù)的化簡(jiǎn)
習(xí)題一
2 門電路
2.1 基本門電路
2.2 TTL集成門電路
2.3 CM0s集成門電路
2.4 門電路的實(shí)際應(yīng)用
習(xí)題二
技能實(shí)訓(xùn)一 門電路的功能測(cè)試與參數(shù)測(cè)試
3 組合邏輯電路
3.1 組合邏輯電路的分析與設(shè)計(jì)
3.2 編碼器與譯碼器
3.3 數(shù)據(jù)選擇器與數(shù)據(jù)分配器
3.4 數(shù)據(jù)比較器和加法器
3.5 組合邏輯電路的實(shí)際應(yīng)用
習(xí)題三
技能實(shí)訓(xùn)二 譯碼與數(shù)碼顯示
技能實(shí)訓(xùn)三 數(shù)據(jù)選擇器的功能及應(yīng)用
4 集成觸發(fā)器
4.1 RS觸發(fā)器
4.2 集成觸發(fā)器
4.3 觸發(fā)器的實(shí)際應(yīng)用
習(xí)題四
技能實(shí)訓(xùn)四 觸發(fā)器的基本應(yīng)用
5 時(shí)序邏輯電路
5.1 時(shí)序邏輯電路的分析
5.2 寄存器
5.3 計(jì)數(shù)器
5.4 時(shí)序邏輯電路的實(shí)際應(yīng)用
習(xí)題五
技能實(shí)訓(xùn)五 計(jì)數(shù)器及其應(yīng)用
6 半導(dǎo)體存儲(chǔ)器與可編程邏輯器件
6.1 半導(dǎo)體存儲(chǔ)器
6.2 可編程邏輯器件
6.3 PLD的開發(fā)
習(xí)題六
技能實(shí)訓(xùn)六 隨機(jī)存取存儲(chǔ)器及其應(yīng)用
7 數(shù)模與模一數(shù)轉(zhuǎn)換器
7.1 D/A轉(zhuǎn)換器
7.2 A/D轉(zhuǎn)換器
7.3 集成D/A與A/D轉(zhuǎn)換器的實(shí)際應(yīng)用
習(xí)題七
技能實(shí)訓(xùn)七D/A轉(zhuǎn)換器
綜合實(shí)訓(xùn)一 彩燈循環(huán)控制器
綜合實(shí)訓(xùn)二 4路搶答器
附錄 EWB仿真軟件介紹
附錄一 EWB基本概述
附錄二 用EWB仿真電路的步驟
附錄三 仿真實(shí)例分析
參考文獻(xiàn)