歡迎訪問學(xué)兔兔,學(xué)習(xí)、交流 分享 !

返回首頁 |

數(shù)字電路 第二版 [賈立新主編] 2011年版

收藏
  • 大?。?span itemprop="fileSize">102.11 MB
  • 語言:中文版
  • 格式: PDF文檔
  • 閱讀軟件: Adobe Reader
資源簡介
數(shù)字電路 第二版
出版時間:2011年版
內(nèi)容簡介
  《普通高等教育“十二五”規(guī)劃教材·電子電氣基礎(chǔ)課程規(guī)劃教材:數(shù)字電路(第2版)》是浙江省首批省級精品課程重點建設(shè)教材,依據(jù)電子信息科學(xué)與電氣信息類平臺課程教學(xué)基本要求編寫。全書共8章,主要內(nèi)容包括:數(shù)字電路基礎(chǔ)知識、數(shù)制和碼制、邏輯代數(shù)基礎(chǔ)和VHDL語言簡介,集成門電路,組合邏輯電路,鎖存器、觸發(fā)器和時序邏輯電路,半導(dǎo)體存儲器和可編程邏輯器件,脈沖信號的產(chǎn)生與整形電路,數(shù)/模與模/數(shù)轉(zhuǎn)換器,數(shù)字系統(tǒng)設(shè)計基礎(chǔ)等,各章末附小結(jié)和習(xí)題,配套教學(xué)網(wǎng)站、電子課件和習(xí)題參考答案。
目錄
第1章 數(shù)字邏輯基礎(chǔ) 1
1.1 緒論 1
1.1.1 模擬信號和數(shù)字信號 1
1.1.2 模擬電路、數(shù)字電路和混
合信號電路 1
1.1.3 數(shù)字電路的優(yōu)點 3
1.1.4 數(shù)字電路的發(fā)展及應(yīng)用 4
1.2 數(shù)制和碼制 5
1.2.1 數(shù)制 5
1.2.2 碼制 9
1.3 邏輯代數(shù)基礎(chǔ) 12
1.3.1 基本邏輯運算 13
1.3.2 復(fù)合邏輯運算 14
1.3.3 基本公式和常用公式 16
1.3.4 基本規(guī)則 17
1.4 邏輯函數(shù)及其表示方法 19
1.5 邏輯函數(shù)的兩種標準形式 22
1.6 邏輯函數(shù)的化簡 25
1.6.1 邏輯函數(shù)化簡的意義 25
1.6.2 邏輯函數(shù)的公式化簡法 26
1.6.3 邏輯函數(shù)的卡諾圖化簡法 27
1.7 VHDL語言簡介 34
1.7.1 VHDL的語言要素 34
1.7.2 VHDL程序的基本結(jié)構(gòu) 36
1.7.3 VHDL語言的句法 38
1.7.4 常量、變量與信號 41
1.7.5 VHDL結(jié)構(gòu)體的三種描述
方法 43
本章小結(jié) 44
自我檢測題 45
習(xí)題 48
第2章 集成門電路 51
2.1 CMOS門電路 51
2.1.1 MOS管的開關(guān)特性 51
2.1.2 CMOS反相器的電路結(jié)構(gòu)
和工作原理 53
2.1.3 CMOS與非門、或非門和
與或非門 54
2.1.4 CMOS門電路的電氣特性 57
2.1.5 CMOS邏輯電路系列 66
2.1.6 CMOS漏極開路門 66
2.1.7 CMOS三態(tài)門 70
2.1.8 CMOS傳輸門 71
2.2 TTL門電路 73
2.2.1 二極管和三極管的開關(guān)特性 73
2.2.2 分立元件門電路 74
2.2.3 LSTTL與非門 76
2.2.4 LSTTL門電路的電氣特性 79
2.2.5 TTL集電極開路門和三態(tài)門 83
2.3 雙極型CMOS門電路 84
2.4 集成門電路的接口 85
本章小結(jié) 89
自我檢測題 89
習(xí)題 91
第3章 組合邏輯電路 97
3.1 組合邏輯電路的分析和設(shè)計 97
3.1.1 組合邏輯電路的定義和特點 97
3.1.2 組合邏輯電路的分析 97
3.1.3 組合邏輯電路的設(shè)計 99
3.2 組合邏輯電路的競爭與冒險 102
3.2.1 競爭冒險及其產(chǎn)生原因 102
3.2.2 冒險現(xiàn)象的識別 103
3.2.3 冒險現(xiàn)象的消除 104
3.3 利用Quartus II軟件的數(shù)字
電路仿真 106
3.4 常用組合邏輯電路模塊 112
3.4.1 編碼器 112
3.4.2 譯碼器 117
3.4.3 數(shù)據(jù)選擇器 123
3.4.4 數(shù)值比較器 127
3.4.5 加法器 130
本章小結(jié) 134
自我檢測題 135
習(xí)題 136
第4章 時序邏輯電路 141
4.1 鎖存器 141
4.1.1 基本SR鎖存器 141
4.1.2 鐘控SR鎖存器 144
4.1.3 鐘控D鎖存器 145
4.1.4 鐘控D鎖存器的動態(tài)參數(shù) 147
4.1.5 集成三態(tài)輸出八D鎖存器 147
4.2 觸發(fā)器 148
4.2.1 主從觸發(fā)器 149
4.2.2 維持阻塞觸發(fā)器 151
4.2.3 利用傳輸延遲的觸發(fā)器 152
4.2.4 觸發(fā)器的動態(tài)參數(shù) 154
4.2.5 觸發(fā)器邏輯功能描述 155
4.2.6 觸發(fā)器邏輯功能的轉(zhuǎn)換 157
4.3 時序邏輯電路概述 158
4.3.1 時序邏輯電路的定義 158
4.3.2 時序邏輯電路的分類 159
4.4 同步時序邏輯電路的分析 160
4.5 同步時序邏輯電路的設(shè)計 164
4.5.1 同步計數(shù)器的設(shè)計 164
4.5.2 摩爾型狀態(tài)機的設(shè)計 167
4.5.3 米里型狀態(tài)機的設(shè)計 170
4.5.4 狀態(tài)機的VHDL語言描述 172
4.6 異步時序邏輯電路的分析* 173
4.7 常用時序邏輯電路模塊 174
4.7.1 計數(shù)器 174
4.7.2 寄存器和移位寄存器 183
本章小結(jié) 189
自我檢測題 189
習(xí)題 193
第5章 大規(guī)模數(shù)字集成電路 202
5.1 半導(dǎo)體存儲器 202
5.1.1 只讀存儲器 203
5.1.2 靜態(tài)隨機存取存儲器 208
5.1.3 動態(tài)隨機存取存儲器 212
5.1.4 存儲器容量的擴展 214
5.2 可編程邏輯器件 215
5.2.1 概述 215
5.2.2 簡單可編程邏輯器件
SPLD 217
5.2.3 復(fù)雜可編程邏輯器件
CPLD 224
5.2.4 現(xiàn)場可編程門陣列
FPGA 228
本章小結(jié) 231
自我檢測題 232
習(xí)題 233
第6章 脈沖波形的產(chǎn)生與整形 235
6.1 概述 235
6.2 施密特觸發(fā)器 236
6.2.1 概述 236
6.2.2 由CMOS門構(gòu)成的施密
特觸發(fā)器 237
6.2.3 施密特觸發(fā)器的應(yīng)用 238
6.3 單穩(wěn)態(tài)觸發(fā)器 240
6.3.1 由CMOS門構(gòu)成的微
分型單穩(wěn)態(tài)觸發(fā)器 240
6.3.2 集成單穩(wěn)態(tài)觸發(fā)器 243
6.3.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用 244
6.4 多諧振蕩器 245
6.4.1 由CMOS門構(gòu)成的多諧
振蕩器 245
6.4.2 CMOS石英晶體振蕩器 247
6.5 555定時器及應(yīng)用 248
6.5.1 CMOS集成定時器7555的
電路結(jié)構(gòu)和工作原理 248
6.5.2 555定時器構(gòu)成的施密特
觸發(fā)器 250
6.5.3 555定時器構(gòu)成的多諧
振蕩器 250
6.5.4 555定時器構(gòu)成的單穩(wěn)態(tài)
觸發(fā)器 252
本章小結(jié) 254
自我檢測題 254
習(xí)題 256
第7章 數(shù)模與模數(shù)轉(zhuǎn)換器 260
7.1 概述 260
7.2 D/A轉(zhuǎn)換器 260
7.2.1 D/A轉(zhuǎn)換器的基本原理 260
7.2.2 權(quán)電阻型D/A轉(zhuǎn)換器 261
7.2.3 R-2R網(wǎng)絡(luò)型D/A轉(zhuǎn)換器 262
7.2.4 權(quán)電流型D/A轉(zhuǎn)換器 264
7.2.5 D/A轉(zhuǎn)換器的主要技術(shù)指標 267
7.2.6 D/A轉(zhuǎn)換器的典型應(yīng)用 269
7.3 A/D轉(zhuǎn)換器 271
7.3.1 A/D轉(zhuǎn)換器的基本原理 271
7.3.2 并行比較型A/D轉(zhuǎn)換器 274
7.3.3 逐次逼近型A/D轉(zhuǎn)換器 277
7.3.4 雙積分型A/D轉(zhuǎn)換器 281
7.3.5 型A/D轉(zhuǎn)換器* 282
7.3.6 集成A/D轉(zhuǎn)換器的主要
技術(shù)指標和選擇原則 285
本章小結(jié) 285
自我檢測題 286
習(xí)題 287
第8章 數(shù)字系統(tǒng)設(shè)計基礎(chǔ) 291
8.1 概述 291
8.2 數(shù)字系統(tǒng)的自底向上設(shè)計
方法 292
8.2.1 設(shè)計題目 292
8.2.2 數(shù)字頻率計的工作原理 292
8.2.3 數(shù)字頻率計的設(shè)計方案 293
8.2.4 單元電路設(shè)計 294
8.3 數(shù)字系統(tǒng)的自頂向下設(shè)計
方法 298
8.3.1 設(shè)計題目 298
8.3.2 相加-移位乘法器算法設(shè)計 298
8.3.3 底層模塊功能及VHDL
實現(xiàn) 300
本章小結(jié) 306
自我檢測題 306
習(xí)題 306
附錄A 常用中規(guī)模集成電路國標符號 309
參考文獻 311
下載地址