數(shù)字電路邏輯設(shè)計(jì)
出版時(shí)間:2011年版
叢編項(xiàng): 國家精品課程配套教材
內(nèi)容簡介
《數(shù)字電路邏輯設(shè)計(jì)》系統(tǒng)介紹了數(shù)字電路邏輯設(shè)計(jì)的基本知識、基本理論、基本器件和基本方法,詳細(xì)介紹了各種邏輯電路的分析、設(shè)計(jì)與實(shí)現(xiàn)的全過程。全書分為8章,內(nèi)容包括基本知識、邏輯代數(shù)基礎(chǔ)、集成邏輯門、組合邏輯電路、集成觸發(fā)器、時(shí)序邏輯電路、可編程邏輯器件和綜合應(yīng)用舉例。各章均附有思考題和練習(xí)題?!稊?shù)字電路邏輯設(shè)計(jì)》的特點(diǎn)是論述嚴(yán)謹(jǐn)、概念準(zhǔn)確、文句精練、題例豐富,理論知識與實(shí)際應(yīng)用結(jié)合緊密,內(nèi)容取舍兼顧相關(guān)知識的成熟性和先進(jìn)性?!稊?shù)字電路邏輯設(shè)計(jì)》可作為高等學(xué)校本科“數(shù)字電路邏輯設(shè)計(jì)”課程教材,亦可供信息學(xué)科專業(yè)技術(shù)人員參考。
目錄
第1章 基本知識 1
1.1 數(shù)字系統(tǒng)概述 1
1.1.1 數(shù)字系統(tǒng)的基本概念 1
1.1.2 數(shù)字電路的分類 3
1.1.3 研究內(nèi)容與方法 3
1.2 數(shù)制及其轉(zhuǎn)換 4
1.2.1 進(jìn)位計(jì)數(shù)制 4
1.2.2 數(shù)制轉(zhuǎn)換 7
1.3 帶符號數(shù)的代碼表示 10
1.3.1 原碼 11
1.3.2 反碼 11
1.3.3 補(bǔ)碼 12
1.4 幾種常用的編碼 14
1.4.1 二-十進(jìn)制編碼 14
1.4.2 簡單可靠性編碼 16
1.4.3 字符編碼 19
本章小結(jié) 20
思考題與練習(xí)題 20
第2章 邏輯代數(shù)基礎(chǔ) 22
2.1 邏輯代數(shù)的基本概念 22
2.1.1 變量和運(yùn)算 23
2.1.2 邏輯函數(shù) 26
2.1.3 復(fù)合邏輯 28
2.2 邏輯代數(shù)的定理和規(guī)則 30
2.2.1 基本定理 30
2.2.2 重要規(guī)則 31
2.3 邏輯函數(shù)表達(dá)式的形式與變換 33
2.3.1 邏輯函數(shù)表達(dá)式的基本形式 33
2.3.2 邏輯函數(shù)表達(dá)式的標(biāo)準(zhǔn)形式 33
2.3.3 邏輯函數(shù)表達(dá)式的轉(zhuǎn)換 36
2.4 邏輯函數(shù)化簡 38
2.4.1 代數(shù)化簡法 38
2.4.2 卡諾圖化簡法 40
本章小結(jié) 50
思考題與練習(xí)題 50
第3章 集成邏輯門 52
3.1 數(shù)字集成電路的分類 52
3.1.1 按采用的半導(dǎo)體器件分類 52
3.1.2 按集成電路規(guī)模分類 53
3.1.3 按設(shè)計(jì)方法和功能定義分類 53
3.2 半導(dǎo)體器件的開關(guān)特性 54
3.2.1 晶體二極管的開關(guān)特性 54
3.2.2 晶體三極管的開關(guān)特性 57
3.3 邏輯門電路 60
3.3.1 簡單邏輯門 60
3.3.2 ttl集成邏輯門 63
3.3.3 cmos集成邏輯門 72
3.3.4 正邏輯和負(fù)邏輯 73
3.4 邏輯函數(shù)的實(shí)現(xiàn) 75
3.4.1 用與非門實(shí)現(xiàn)邏輯函數(shù) 75
3.4.2 用或非門實(shí)現(xiàn)邏輯函數(shù) 76
3.4.3 用與或非門實(shí)現(xiàn)邏輯函數(shù) 77
3.4.4 用異或門實(shí)現(xiàn)邏輯函數(shù) 78
本章小結(jié) 78
思考題與練習(xí)題 79
第4章 組合邏輯電路 81
4.1 組合邏輯電路分析 81
4.1.1 分析的一般步驟 82
4.1.2 分析舉例 82
4.2 組合邏輯電路設(shè)計(jì) 87
4.2.1 設(shè)計(jì)的一般步驟 87
4.2.2 設(shè)計(jì)舉例 87
4.2.3 幾個(gè)實(shí)際問題的處理 89
4.3 組合邏輯電路中的競爭與險(xiǎn)象 97
4.3.1 競爭現(xiàn)象與險(xiǎn)象的產(chǎn)生 98
4.3.2 險(xiǎn)象的判斷 100
4.3.3 險(xiǎn)象的處理方法 102
4.4 常用中規(guī)模組合邏輯器件 104
4.4.1 二進(jìn)制并行加法器 104
4.4.2 譯碼器與編碼器 109
4.4.3 多路選擇器和多路分配器 114
本章小結(jié) 119
思考題與練習(xí)題 120
第5章 集成觸發(fā)器 122
5.1 基本rs觸發(fā)器 122
5.1.1 與非門構(gòu)成的基本rs觸發(fā)器 123
5.1.2 或非門構(gòu)成的基本rs觸發(fā)器 126
5.2 簡單鐘控觸發(fā)器 128
5.2.1 鐘控rs觸發(fā)器 128
5.2.2 鐘控d觸發(fā)器 130
5.2.3 鐘控jk觸發(fā)器 131
5.2.4 鐘控t觸發(fā)器 133
5.3 主從鐘控觸發(fā)器 135
5.3.1 主從rs觸發(fā)器 136
5.3.2 主從jk觸發(fā)器 137
5.3.3 常用主從觸發(fā)器芯片 138
5.4 邊沿鐘控觸發(fā)器 139
5.4.1 維持-阻塞d觸發(fā)器 139
5.4.2 常用邊沿觸發(fā)器芯片 141
本章小結(jié) 143
思考題與練習(xí)題 143
第6章 時(shí)序邏輯電路 145
6.1 時(shí)序邏輯電路概述 145
6.1.1 時(shí)序邏輯電路的結(jié)構(gòu) 145
6.1.2 時(shí)序邏輯電路的分類 146
6.2 同步時(shí)序邏輯電路 147
6.2.1 描述方法 148
6.2.2 電路分析 150
6.2.3 電路設(shè)計(jì) 157
6.3 異步時(shí)序邏輯電路 176
6.3.1 特點(diǎn)與類型 176
6.3.2 電路分析 177
6.3.3 電路設(shè)計(jì) 182
6.4 常用中規(guī)模時(shí)序邏輯器件 185
6.4.1 計(jì)數(shù)器 185
6.4.2 寄存器 191
本章小結(jié) 195
思考題與練習(xí)題 195
第7章 可編程邏輯器件 199
7.1 pld概述 199
7.1.1 pld的發(fā)展 199
7.1.2 pld的一般結(jié)構(gòu) 200
7.1.3 pld的電路表示法 200
7.1.4 pld的分類 202
7.2 低密度可編程邏輯器件 202
7.2.1 可編程只讀存儲器 202
7.2.2 可編程邏輯陣列 208
7.2.3 可編程陣列邏輯 210
7.2.4 通用陣列邏輯 211
7.3 高密度可編程邏輯器件 214
7.3.1 器件的類型 214
7.3.2 器件的基本結(jié)構(gòu) 215
7.3.3 典型器件 216
7.4 在系統(tǒng)編程技術(shù)簡介 221
7.4.1 isp技術(shù)的主要特點(diǎn) 221
7.4.2 編程原理與接口電路 222
7.4.3 開發(fā)軟件與設(shè)計(jì)流程 224
本章小結(jié) 227
思考題與練習(xí)題 227
第8章 綜合應(yīng)用舉例 229
8.1 汽車尾燈控制器設(shè)計(jì) 229
8.1.1 設(shè)計(jì)要求 229
8.1.2 功能描述 229
8.1.3 電路設(shè)計(jì) 230
8.1.4 功能仿真 233
8.2 智力競賽搶答器設(shè)計(jì) 233
8.2.1 設(shè)計(jì)要求 233
8.2.2 功能描述 234
8.2.3 電路設(shè)計(jì) 234
8.2.4 功能仿真 235
8.3 簡單交通燈控制器設(shè)計(jì) 236
8.3.1 設(shè)計(jì)要求 236
8.3.2 功能描述 237
8.3.3 電路設(shè)計(jì) 238
8.3.4 功能仿真 240
8.4 電子密碼鎖設(shè)計(jì) 241
8.4.1 設(shè)計(jì)要求 241
8.4.2 功能描述 241
8.4.3 電路設(shè)計(jì) 242
8.4.4 功能仿真 242
本章小結(jié) 244
思考題與練習(xí)題 244
模擬測試 246
模擬試題一 246
模擬試題二 251
模擬試題一參考答案 258
模擬試題二參考答案 263
參考文獻(xiàn) 268