數(shù)字電路學習指導、實驗與考研題解
出版時間:2017年版
內容簡介
本書是《數(shù)字邏輯電路基礎(第2版)》的配套教材。本書包含數(shù)字邏輯電路的學習指導和實驗兩部分內容。每章都包含內容提要、教學要求、同步練習和同步練習參考答案等內容。另外,在附錄部分還包含了近幾年有關高??佳械臄?shù)字電路試題及其題解,供讀者參考。 實驗部分包括數(shù)字電路基本實驗、可編程邏輯器件(PLD)和硬件描述語言(HDL)設計實驗。
目錄
第1部分 數(shù)字電路學習指導
第1章 數(shù)制與編碼(2)
1.1 內容提要(2)
1.2 教學要求(3)
1.3 同步練習(3)
1.3.1 填空題(3)
1.3.2 單項選擇題(3)
1.4 同步練習參考答案(4)
1.4.1 填空題(4)
1.4.2 單項選擇題(4)
第2章 邏輯代數(shù)和硬件描述語言基礎(5)
2.1 內容提要(5)
2.1.1 邏輯函數(shù)的表示方法(5)
2.1.2 邏輯函數(shù)的公式簡化法(5)
2.1.3 邏輯函數(shù)的卡諾圖化簡法(5)
2.1.4 Verilog HDL基礎(7)
2.2 教學要求(11)
2.3 同步練習(11)
2.3.1 填空題(11)
2.3.2 單項選擇題(13)
2.4 同步練習參考答案(16)
2.4.1 填空題(16)
2.4.2 單項選擇題(18)
第3章 門電路(19)
3.1 內容提要(19)
3.1.1 晶體管的開關特性(19)
3.1.2 分立元件門(21)
3.1.3 TTL集成邏輯門(21)
3.1.4 MOS集成門(23)
3.1.5 基于Verilog HDL的門電路設計(24)
3.2 教學要求(24)
3.3 同步練習(25)
3.3.1 填空題(25)
3.3.2 單項選擇題(26)
3.3.3 應用題(29)
3.4 同步練習參考答案(31)
3.4.1 填空題(31)
3.4.2 選擇題(32)
3.4.3 應用題(32)
第4章 組合邏輯電路(35)
4.1 內容提要(35)
4.1.1 組合邏輯電路的分析方法(35)
4.1.2 組合邏輯電路的傳統(tǒng)設計方法(36)
4.1.3 組合邏輯電路的現(xiàn)代設計方法(39)
4.1.4 組合邏輯電路的中規(guī)模集成部件(41)
4.2 教學要求(42)
4.3 同步練習(43)
4.3.1 填空題(43)
4.3.2 單項選擇題(43)
4.3.3 應用題(44)
4.4 同步練習參考答案(48)
4.4.1 填空題(48)
4.4.2 單項選擇題(48)
4.4.3 應用題(48)
第5章 觸發(fā)器(57)
5.1 內容提要(57)
5.1.1 觸發(fā)器的類型(57)
5.1.2 集成觸發(fā)器(59)
5.1.3 觸發(fā)器的時序圖(60)
5.1.4 基于Verilog HDL的觸發(fā)器的設計(62)
5.2 教學要求(64)
5.3 同步練習(64)
5.3.1 填空題(64)
5.3.2 單項選擇題(65)
5.3.3 應用題(66)
5.4 同步練習參考答案(67)
5.4.1 填空題(67)
5.4.2 單項選擇題(68)
5.4.3 應用題(68)
第6章 時序邏輯電路(71)
6.1 內容提要(71)
6.1.1 移位寄存器(71)
6.1.2 計數(shù)器(73)
6.1.3 時序邏輯電路的設計(78)
6.2 教學要求(83)
6.3 同步練習(84)
6.3.1 填空題(84)
6.3.2 單項選擇題(85)
6.3.3 應用題(87)
6.4 同步練習參考答案(91)
6.4.1 填空題(91)
6.4.2 單項選擇題(92)
6.4.3 應用題(92)
第7章 脈沖單元電路(103)
7.1 內容提要(103)
7.1.1 多諧振蕩器(103)
7.1.2 單穩(wěn)態(tài)觸發(fā)器(105)
7.1.3 施密特觸發(fā)器(106)
7.2 教學要求(106)
7.3 同步練習(107)
7.3.1 填空題(107)
7.3.2 單項選擇題(107)
7.3.3 應用題(109)
7.4 同步練習參考答案(110)
7.4.1 填空題(110)
7.4.2 單項選擇題(110)
7.4.3 應用題(110)
第8章 數(shù)/模和模/數(shù)轉換(114)
8.1 內容提要(114)
8.2 教學要求(115)
8.3 同步練習(115)
8.3.1 填空題(115)
8.3.2 單項選擇題(116)
8.3.3 應用題(117)
8.4 同步練習參考答案(118)
8.4.1 填空題(118)
8.4.2 單項選擇題(119)
8.4.3 應用題(119)
第9章 半導體存儲器(121)
9.1 內容提要(121)
9.1.1 半導體存儲器(121)
9.1.2 只讀存儲器ROM和可編程邏輯陣列PLA的應用(122)
9.1.3 基于Verilog HDL的存儲器的設計(123)
9.2 教學要求(124)
9.3 同步練習(124)
9.3.1 填空題(124)
9.3.2 單項選擇題(125)
9.3.3 應用題(126)
9.4 同步練習參考答案(127)
9.4.1 填空題(127)
9.4.2 單項選擇題(128)
9.4.3 應用題(128)
第10章 可編程邏輯器件(129)
10.1 內容提要(129)
10.2 教學要求(129)
10.3 同步練習(130)
10.3.1 填空題(130)
10.3.2 單項選擇題(130)
10.4 同步練習參考答案(130)
10.4.1 填空題(130)
10.4.2 單項選擇題(131)
第2部分 數(shù)字電路實驗
第1章 數(shù)字電路實驗基礎(133)
1.1 數(shù)字集成電路概述(133)
1.2 實驗的基本過程與操作規(guī)范(134)
1.2.1 實驗的基本過程(134)
1.2.2 實驗的操作規(guī)范(134)
1.3 數(shù)字電路實驗的故障查找和排除(134)
1.4 實驗要求與實驗報告要求(135)
1.5 TTL器件的特點和使用須知(136)
1.6 CMOS數(shù)字集成電路的特點和使用須知(137)
1.7 Quartus II 13.0軟件的使用(137)
1.7.1 Quartus II軟件的主界面(138)
1.7.2 Quartus II的圖形編輯輸入法(138)
第2章 集成邏輯門實驗(152)
2.1 TTL集成邏輯門的功能與參數(shù)測試(152)
2.2 門電路的EDA仿真實驗(155)
2.3 組合邏輯電路的設計與測試(156)
第3章 組合邏輯電路實驗(159)
3.1 全加器測試及其應用(159)
3.2 全加器及4位加法器的HDL實驗(160)
3.3 數(shù)據選擇器及其應用(164)
3.4 4選1數(shù)據選擇器的HDL實驗(166)
3.5 譯碼器及其應用(167)
3.6 譯碼器的HDL實驗(171)
第4章 時序邏輯電路實驗(177)
4.1 觸發(fā)器及其應用(177)
4.2 觸發(fā)器的HDL實驗(180)
4.3 計數(shù)器及其應用(183)
4.4 4位二進制加法計數(shù)器的HDL實驗(186)
4.5 移位寄存器及其應用(188)
4.6 4位右移移位寄存器的HDL實驗(191)
4.7 數(shù)控分頻器的HDL實驗(192)
4.8 電子搶答器的HDL實驗(194)
4.9 數(shù)字鐘的HDL實驗(197)
第5章 時基電路、數(shù)據轉換器與存儲器實驗(201)
5.1 555時基電路及其應用(201)
5.2 D/A、A/D轉換器(205)
5.3 DAC0832與ADC0809的HDL實驗(208)
5.4 隨機存取存儲器及其應用(212)
第3部分 數(shù)字電路考研試題及題解
1.1 電子科技大學數(shù)字電路部分考研試題及題解(2012年)(218)
1.1.1 考研試題(數(shù)字電路部分共45分)(218)
1.1.2 參考題解(221)
1.2 浙江理工大學數(shù)字電路部分考研試題及題解(2012年)(221)
1.2.1 考研試題(數(shù)字電路部分共150分)(221)
1.2.2 參考題解(224)
1.3 杭州電子科技大學數(shù)字電路部分考研試題及題解(2016年)(226)
1.3.1 考研試題(數(shù)字電路部分共150分)(226)
1.3.2 參考題解(230)
1.4 桂林電子科技大學數(shù)字電路部分考研試題及題解(2014年)(234)
1.4.1 考研試題(數(shù)字電路部分共75分)(234)
1.4.2 參考題解(235)
1.5 復旦大學數(shù)字電路部分考研試題(2009年)(237)
1.5.1 考研試題(數(shù)字電路部分共50分)(237)
1.5.2 參考題解(238)
1.6 華南理工大學數(shù)字電路部分考研試題(2011年)(241)
1.6.1 考研試題(數(shù)字電路部分共75分)(241)
1.6.2 考研題解(242)
1.7 哈爾濱工業(yè)大學數(shù)字電路部分考研試題(2010年)(244)
1.7.1 考研試題(數(shù)字電路部分共100分)(244)
1.7.2 參考題解(247)
1.8 北京科技大學數(shù)字電路部分考研試題(2013年)(249)
1.8.1 考研試題(數(shù)字電路部分共75分)(249)
1.8.2 考研題解(250)
附錄A 常用數(shù)字集成電路引腳排列圖(253)
A.1 TTL集成電路(253)
A.2 CMOS集成電路(256)
附錄B 實驗預習報告書寫格式(260)
TTL集成邏輯門的功能與參數(shù)測試(260)
門電路的EDA仿真實驗(261)
組合邏輯電路的設計與測試(261)
附錄C 數(shù)字電路模擬考試題(263)
C.1 數(shù)字電路模擬考試題1(263)
C1.1 數(shù)字電路模擬考試題1(傳統(tǒng)數(shù)字電路試題)(263)
C1.2 數(shù)字電路模擬考試題1參考答案(266)
C.2 數(shù)字電路模擬考試題2(268)
C2.1 數(shù)字電路模擬考試題2(含HDL設計的數(shù)字電路試題)(268)
C2.2 數(shù)字電路模擬考試題2參考答案(272)
參考文獻