歡迎訪(fǎng)問(wèn)學(xué)兔兔,學(xué)習(xí)、交流 分享 !

返回首頁(yè) |

現(xiàn)代數(shù)字電路與系統(tǒng)設(shè)計(jì)

收藏
  • 大?。?span itemprop="fileSize">74.76 MB
  • 語(yǔ)言:中文版
  • 格式: PDF文檔
  • 閱讀軟件: Adobe Reader
資源簡(jiǎn)介
現(xiàn)代數(shù)字電路與系統(tǒng)設(shè)計(jì)
作者:江國(guó)強(qiáng) 著
出版時(shí)間:2017年版
內(nèi)容簡(jiǎn)介
  全書(shū)共8章,包括Verilog HDL、門(mén)電路的設(shè)計(jì)、組合邏輯電路的設(shè)計(jì)、觸發(fā)器的設(shè)計(jì)、時(shí)序邏輯電路的設(shè)計(jì)、存儲(chǔ)器的設(shè)計(jì)、常用EDA軟件。數(shù)字電路及系統(tǒng)設(shè)計(jì)都是基于Verilog HDL完成的,每個(gè)設(shè)計(jì)都經(jīng)過(guò)了電子設(shè)計(jì)自動(dòng)化(EDA)軟件的編譯和仿真,或經(jīng)過(guò)EDA試驗(yàn)開(kāi)發(fā)系統(tǒng)平臺(tái)的驗(yàn)證,確保無(wú)誤。
目錄
目 錄\t
第1章 Verilog HDL\t9
1.1 Verilog HDL設(shè)計(jì)模塊的基本結(jié)構(gòu)\t9
1.1.1 模塊端口定義\t9
1.1.2 模塊內(nèi)容\t10
1.2 Verilog HDL的詞法\t12
1.2.1 空白符和注釋\t12
1.2.2 常數(shù)\t12
1.2.3 字符串\t13
1.2.4 關(guān)鍵詞\t13
1.2.5 標(biāo)識(shí)符\t14
1.2.6 操作符\t14
1.2.7 Verilog HDL數(shù)據(jù)對(duì)象\t17
1.3 Verilog HDL的語(yǔ)句\t20
1.3.1 賦值語(yǔ)句\t20
1.3.2 條件語(yǔ)句\t21
1.3.3 循環(huán)語(yǔ)句\t23
1.3.4 結(jié)構(gòu)聲明語(yǔ)句\t24
1.3.5 語(yǔ)句的順序執(zhí)行與并行執(zhí)行\(zhòng)t26
1.4 Verilog HDL仿真\t26
1.4.1 Verilog HDL仿真支持語(yǔ)句\t27
1.4.2 Verilog HDL測(cè)試平臺(tái)軟件的設(shè)計(jì)\t31
第2章 門(mén)電路的設(shè)計(jì)\t35
2.1 用assign語(yǔ)句設(shè)計(jì)門(mén)電路\t35
2.1.1 四-2輸入與非門(mén)7400的設(shè)計(jì)\t36
2.1.2 六反相器7404的設(shè)計(jì)\t37
2.2 用門(mén)級(jí)元件例化方式設(shè)計(jì)門(mén)電路\t38
2.2.1用元件例化方式設(shè)計(jì)四-2輸入端與非門(mén)7400\t38
2.2.2 用門(mén)級(jí)元件例化方式設(shè)計(jì)六反相器7404\t39
2.3 三態(tài)輸出電路的設(shè)計(jì)\t39
2.3.1 三態(tài)輸出門(mén)的設(shè)計(jì)\t39
2.3.2 集成三態(tài)輸出緩沖器的設(shè)計(jì)\t41
第3章 組合邏輯電路的設(shè)計(jì)\t44
3.1 算術(shù)運(yùn)算電路的設(shè)計(jì)\t44
3.1.1 一般運(yùn)算電路的設(shè)計(jì)\t44
3.1.2 集成運(yùn)算電路的設(shè)計(jì)\t51
3.2 編碼器的設(shè)計(jì)\t55
3.2.1 普通編碼器的設(shè)計(jì)\t55
3.2.2 集成編碼器的設(shè)計(jì)\t59
3.3 譯碼器的設(shè)計(jì)\t63
3.3.1 4線(xiàn)-10線(xiàn)BCD譯碼器7442的設(shè)計(jì)\t63
3.3.2 4線(xiàn)-16譯碼器74154的設(shè)計(jì)\t64
3.3.3 3線(xiàn)-8線(xiàn)譯碼器74138的設(shè)計(jì)\t66
3.3.4 七段顯示譯碼器7448的設(shè)計(jì)\t67
3.4 數(shù)據(jù)選擇器的設(shè)計(jì)\t69
3.4.1 8選1數(shù)據(jù)選擇器74151的設(shè)計(jì)\t69
3.4.2 雙4選1數(shù)據(jù)選擇器74153的設(shè)計(jì)\t71
3.4.3 16選1數(shù)據(jù)選擇器161mux的設(shè)計(jì)\t72
3.4.4 三態(tài)輸出8選1數(shù)據(jù)選擇器74251的設(shè)計(jì)\t73
3.5 數(shù)值比較器的設(shè)計(jì)\t75
3.5.1 4位數(shù)值比較器7485的設(shè)計(jì)\t75
3.5.2 8位數(shù)值比較器74684的設(shè)計(jì)\t76
3.5.3 帶使能控制的8位數(shù)值比較器74686的設(shè)計(jì)\t77
3.6 奇偶校驗(yàn)器的設(shè)計(jì)\t78
3.6.1 8位奇偶產(chǎn)生器/校驗(yàn)器74180的設(shè)計(jì)\t79
3.6.2 9位奇偶產(chǎn)生器74280\t80
3.7 碼轉(zhuǎn)換器的設(shè)計(jì)\t81
3.7.1 BCD編碼之間的碼轉(zhuǎn)換器的設(shè)計(jì)\t81
3.7.2 數(shù)制之間的碼轉(zhuǎn)換器的設(shè)計(jì)\t84
3.7.3 明碼與密碼轉(zhuǎn)換器的設(shè)計(jì)\t88
第4章 觸發(fā)器的設(shè)計(jì)\t91
4.1 RS觸發(fā)器的設(shè)計(jì)\t91
4.1.1 基本RS觸發(fā)器的設(shè)計(jì)\t91
4.1.2 鐘控RS觸發(fā)器的設(shè)計(jì)\t93
4.2 D觸發(fā)器的設(shè)計(jì)\t94
4.2.1 D鎖存器的設(shè)計(jì)\t94
4.2.2 D觸發(fā)器的設(shè)計(jì)\t94
4.2.3 集成D觸發(fā)器的設(shè)計(jì)\t95
4.3 JK觸發(fā)器的設(shè)計(jì)\t96
4.3.1具有置位端的JK觸發(fā)器7471的設(shè)計(jì)\t96
4.3.2 具有異步復(fù)位的JK觸發(fā)器7472\t98
4.3.3 具有異步置位和共用異步復(fù)位與時(shí)鐘的雙JK觸發(fā)器7478的設(shè)計(jì)\t99
第5章 時(shí)序邏輯電路的設(shè)計(jì)\t101
5.1 數(shù)碼寄存器的設(shè)計(jì)\t101
5.1.1 8D鎖存器74273的設(shè)計(jì)\t101
5.1.2 8D鎖存器(三態(tài)輸出)CT74373的設(shè)計(jì)\t102
5.2 移位寄存器的設(shè)計(jì)\t103
5.2.1 4位移位寄存器74178的設(shè)計(jì)\t104
5.2.2 雙向移位寄存器74194的設(shè)計(jì)\t105
5.3 計(jì)數(shù)器的設(shè)計(jì)\t106
4.3.1 十進(jìn)制同步計(jì)數(shù)器(異步復(fù)位)74160的設(shè)計(jì)\t106
5.3.2 4位二進(jìn)制同步計(jì)數(shù)器(異步復(fù)位)74161的設(shè)計(jì)\t108
5.3.3 4位二進(jìn)制同步計(jì)數(shù)器(同步復(fù)位)74163的設(shè)計(jì)\t110
5.3.4 4位二進(jìn)制同步加/減計(jì)數(shù)器74191的設(shè)計(jì)\t111
5.4 專(zhuān)用數(shù)字電路的設(shè)計(jì)\t112
5.4.1 順序脈沖發(fā)生器的設(shè)計(jì)\t112
5.4.2 序列信號(hào)發(fā)生器的設(shè)計(jì)\t114
5.4.3 偽隨機(jī)信號(hào)發(fā)生器的設(shè)計(jì)\t114
5.4.4 序列信號(hào)檢測(cè)器的設(shè)計(jì)\t116
5.4.5 流水燈控制器的設(shè)計(jì)\t117
5.4.6 搶答器的設(shè)計(jì)\t118
5.4.7 串行數(shù)據(jù)檢測(cè)器的設(shè)計(jì)\t120
第6章 存儲(chǔ)器的設(shè)計(jì)\t124
6.1 RAM的設(shè)計(jì)\t124
6.2 ROM的設(shè)計(jì)\t125
第7章 數(shù)字電路系統(tǒng)的設(shè)計(jì)\t128
7.1 數(shù)字電路系統(tǒng)的設(shè)計(jì)方法\t128
7.1.1 數(shù)字電路系統(tǒng)設(shè)計(jì)的圖形編輯方式\t128
7.1.2 用元件例化方式實(shí)現(xiàn)系統(tǒng)設(shè)計(jì)\t130
7.2 8位串行加法器的設(shè)計(jì)\t132
7.2.1 基本元件的設(shè)計(jì)\t132
7.2.2 8位串行加法器的頂層設(shè)計(jì)\t135
7.3 24小時(shí)計(jì)時(shí)器的設(shè)計(jì)\t137
7.3.1 2千萬(wàn)分頻器的設(shè)計(jì)\t137
7.3.2 60進(jìn)制分頻器的設(shè)計(jì)\t138
7.3.3 24進(jìn)制分頻器的設(shè)計(jì)\t139
7.3.4 24小時(shí)計(jì)時(shí)器的頂層設(shè)計(jì)\t140
7.4 萬(wàn)年歷的設(shè)計(jì)\t140
7.4.1 控制器的設(shè)計(jì)\t141
7.4.2 數(shù)據(jù)選擇器mux_4的設(shè)計(jì)\t142
7.4.3 數(shù)據(jù)選擇器mux_16的設(shè)計(jì)\t142
7.4.4年月日計(jì)時(shí)器的設(shè)計(jì)\t143
7.4.5 萬(wàn)年歷的頂層設(shè)計(jì)\t145
7.5 倒計(jì)時(shí)器的設(shè)計(jì)\t146
7.5.1 控制器contr100_s的設(shè)計(jì)\t146
7.5.2 60進(jìn)制減法計(jì)數(shù)器的設(shè)計(jì)\t147
7.5.3 24進(jìn)制減法計(jì)數(shù)器的設(shè)計(jì)\t148
7.5.4 100進(jìn)制減法計(jì)數(shù)器的設(shè)計(jì)\t149
7.5.5 倒計(jì)時(shí)器的頂層設(shè)計(jì)\t149
7.6 交通燈控制器的設(shè)計(jì)\t150
7.6.1 100進(jìn)制減法計(jì)數(shù)器的設(shè)計(jì)\t151
7.6.2 控制器的設(shè)計(jì)\t151
7.6.3 交通燈控制器的頂層設(shè)計(jì)\t152
7.7 出租車(chē)計(jì)費(fèi)器的設(shè)計(jì)\t154
7.7.1 計(jì)費(fèi)器的設(shè)計(jì)\t155
7.7.2 出租車(chē)計(jì)費(fèi)器的頂層設(shè)計(jì)\t156
7.8 波形發(fā)生器的設(shè)計(jì)\t156
7.8.1 計(jì)數(shù)器cnt256的設(shè)計(jì)\t157
7.8.2 存儲(chǔ)器rom0的設(shè)計(jì)\t158
7.8.3多路選擇器mux_1的設(shè)計(jì)\t161
7.8.4 波形發(fā)生器的頂層設(shè)計(jì)\t161
7.9 數(shù)字電壓表的設(shè)計(jì)\t162
7.9.1 分頻器clkgen的設(shè)計(jì)\t163
7.9.2 控制器contr_2的設(shè)計(jì)\t163
7.9.3 存儲(chǔ)器myrom_dyb的設(shè)計(jì)\t165
7.9.4 數(shù)字電壓表的頂層設(shè)計(jì)\t168
7.10 8位十進(jìn)制頻率計(jì)設(shè)計(jì)\t169
7.10.1 測(cè)頻控制信號(hào)發(fā)生器testctl的設(shè)計(jì)\t169
7.10.2 十進(jìn)制加法計(jì)數(shù)器cnt10x8的設(shè)計(jì)\t170
7.10.3 8位十進(jìn)制鎖存器reg4x8的設(shè)計(jì)\t172
7.10.4 頻率計(jì)的頂層設(shè)計(jì)\t172
第8章 常用EDA軟件\t174
8.1 Quartus II 13.0軟件\t174
8.1.1 Quartus II軟件的主界面\t174
8.1.2 Quartus II的圖形編輯輸入法\t175
8.1.3 Quartus II的文本編輯輸入法\t190
8.1.4 嵌入式邏輯分析儀的使用方法\t192
8.1.5 嵌入式鎖相環(huán)的設(shè)計(jì)方法\t195
8.1.6 設(shè)計(jì)優(yōu)化\t199
8.1.7 Quartus II的RTL閱讀器\t200
8.2 ModelSim\t202
8.2.1 ModelSim的圖形用戶(hù)交互方式\t202
8.2.2 ModelSim的交互命令方式\t206
8.2.3 ModelSim的批處理工作方式\t208
8.2.4 在Quartus II 13.0中使用ModelSim仿真\t209
8.3 基于Matlab/DSP Builder的DSP模塊設(shè)計(jì)\t214
8.3.1 設(shè)計(jì)原理\t214
8.3.2 DSP Builder的層次設(shè)計(jì)\t226
8.4 Nios II嵌入式系統(tǒng)開(kāi)發(fā)軟件\t227
8.4.1 Nios II的硬件開(kāi)發(fā)\t227
8.4.2 Qsys系統(tǒng)的編譯與下載\t232
8.4.3 Nios II嵌入式系統(tǒng)的軟件調(diào)試\t256
8.4.4 Nios II的常用組件與編程\t261
8.4.5 基于Nios II的Qsys系統(tǒng)應(yīng)用\t272
主要參考文獻(xiàn)\t284
下載地址